2011年度 対外発表論文一覧

雑誌論文

  1. 河嶋和美, 近松慎伍, 中矢知宏, 黒木修隆, 廣瀬哲也, 沼 昌宏, "クロス形状フラクタルを用いた画像の高解像度化," 電子情報通信学会論文誌, vol. J94-D, no. 4, pp. 742-745, 2011年4月.

  2. Y. Osaki, T. Hirose, N. Kuroki, and M. Numa, "Temperature-compensated nano-ampere current reference circuit with subthreshold metal-oxide-semiconductor field-effect transistor resistor ladder," Japanese Journal of Applied Physics, vol. 50, no. 4, 04DE08, Apr. 2011.

  3. K. Matsumoto, T. Hirose, Y. Osaki, N. Kuroki, and M. Numa, "Subthreshold SRAM with write assist technique using on-chip threshold voltage monitoring circuit," IEICE Trans. on Electronics, vol. E94-C, no. 6, pp. 1042-1048, June 2011.

  4. Y. Osaki, T. Hirose, N. Kuroki, and M. Numa, "A wide input voltage range level shifter circuit for extremely low-voltage digital LSIs," IEICE Electronics Express, vol. 8, no. 12, pp. 890-896, June 2011.

  5. 河嶋和美, 中矢知宏, 廣瀬哲也, 黒木修隆, 沼 昌宏, "カラー画像に対応した画質評価手法VSNRC," 神戸大学大学院工学研究科紀要, 第3号, pp. 32-39, 2012年2月.


国際会議

  1. Y. Osaki, T. Hirose, N. Kuroki, and M. Numa, "A level shifter circuit design by using input/output voltage monitoring technique for ultra-low voltage digital CMOS LSIs," 9th IEEE International NEWCAS conference, pp. 201-204, June 2011.

  2. C. Masuda, T. Hirose, K. Matsumoto, Y. Osaki, N. Kuroki, and M. Numa, "High current efficiency sense amplifier using body-bias control for ultra-low-voltage SRAM," The 54th IEEE International Midwest Symposium on Circuits and Systems (MWSCAS 2011), Wp2Track2_1-1, Aug. 2011.

  3. Y. Osaki, T. Hirose, N. Kuroki, and M. Numa, "A level shifter with logic error correction circuit for extremely low-voltage digital CMOS LSIs," 37th IEEE European Solid-State Circuits Conference (ESSCIRC 2011), pp. 199-202, Sep. 2011.

  4. K. Isono, T. Hirose, Y. Osaki, N. Kuroki, and M. Numa, "Current compensation circuit for precise nano-ampere current reference," Extended abstract of the 2011 International Conference on Solid State Devices and Materials (SSDM 2011), pp. 176-177, Sep. 2011.

  5. T. Nagayama, T. Hirose, Y. Osaki, N. Kuroki, and M. Numa, "A 105-nW CMOS thermal sensor for power-aware applications," IEEE SENSORS 2011 Conference, pp. 1265-1268, Oct. 2011.

  6. K. Isono, T. Hirose, K. Tsubaki, N. Kuroki, and M. Numa, "A 18.9-nA standby current comparator with adaptive bias current generator," IEEE Asian Solid-State Circuits Conference (A-SSCC 2011), pp. 237-240, Nov. 2011.

  7. T. Hirose, "Ultra-low power and low voltage circuit design for next-generation power-aware LSI applications," International SoC Conference 2011 (ISOCC 2011), pp. 24-27, Nov. 2011.

  8. J. Sasaki, Y. Shizuku, T. Hirose, N. Kuroki, and M. Numa, "A technique for accelerating SVM-based image recognition using GPU," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 28-32, Mar. 2012.

  9. Y. Shizuku, T. Kogure, T. Fujioka, T. Hirose, N. Kuroki, and M. Numa, "Saving power consumption in final stage adder of multiplier by using difference in arrival times with input signals," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 192-196, Mar. 2012.

  10. H. Senzaki, T. Matsuyama, K. Watanabe, T. Hirose, N. Kuroki, and M. Numa, "Reconfigurable cells for post-mask ECO," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 199-204, Mar. 2012.

  11. T. Kitayama, K. Michibata, Y. Shizuku, T. Hirose, N. Kuroki, and M. Numa, "Hardware architecture for real-time operation of learning-based super-resolution using binary search tree," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 492-496, Mar. 2012.

  12. Y. Son, Y. Shizuku, T. Kogure, T. Hirose, N. Kuroki, and M. Numa, "Reduction of glitches for low-power multipliers using 4-2 compressors based on hybrid-CMOS logic style," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 534-538, Mar. 2012.

  13. T. Matsuyama, H. Senzaki, K. Watanabe, T. Hirose, N. Kuroki, and M. Numa, "An error diagnosis technique based on SAT solver," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 544-548, Mar. 2012.

  14. S. Shiga, T. Hirose, Y. Osaki, N. Kuroki, and M. Numa, "A delay control technique for low-voltage subthreshold CMOS digital circuits," The 17th Workshop on Synthesis And System Integration of Mixed Information technologies (SASIMI 2012), pp. 555-559, Mar. 2012.


口頭発表

  1. 大ア勇士, 廣瀬哲也, 黒木修隆, 沼 昌宏, "超低電圧ディジタル回路に向けた入出力論理補正レベルシフタ回路," 電子情報通信学会 集積回路研究会, vol. 111, no. 151, pp. 1-6, 2011年7月.

  2. 増田長太郎, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "基板バイアス制御を用いた超低電圧センスアンプ回路の高速化," 電子情報通信学会 集積回路研究会, vol. 111, no. 151, pp. 7-12, 2011年7月.

  3. Son Yang-uk, 雫 譲, 小暮 武, 廣瀬哲也, 黒木修隆, 沼 昌宏, "ビット構成の異なる加算器を組み合わせた木構造部分積加算回路による乗算器のグリッチ削減", DAシンポジウム2011, pp. 57-62, 2011年8月.

  4. 松山友紀, 渡辺浩介, 千崎弘人, 廣瀬哲也, 黒木修隆, 沼 昌宏, "修正可能な外部出力数に着目した部分修正に基づく論理診断手法", DAシンポジウム2011, pp. 69-74, 2011年8月.

  5. 佐々木 仁, 雫 譲, 廣瀬哲也, 黒木修隆, 沼 昌宏, "SVMに基づく画像認識処理のGPUを用いた高速化手法", DAシンポジウム2011, pp. 153-158, 2011年9月.

  6. 辻 亮弥, 西田喬士, 百崎将志, 黒木修隆, 廣瀬哲也, 沼 昌宏, "マルチモーダル入力に対応した重み付き多数決による識別器", 第10回情報科学技術フォーラム(FIT2011), H-010, 2011年9月.

  7. 中矢知宏, 近松慎伍, 橋本明信, 黒木修隆, 廣瀬哲也, 沼 昌宏, "学習型超解像における高周波パッチの探索および生成手法", 第10回情報科学技術フォーラム(FIT2011), I-025, 2011年9月.

  8. 志賀誠一郎, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "コンパレータのバラツキ補正回路を用いた弛張発振回路," 電子情報通信学会 ソサイエティ大会, C-12-6, 2011年9月.

  9. 永山 淑, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "超低電力CMOS温度センサの評価," 電子情報通信学会 ソサイエティ大会, C-12-51, 2011年9月.

  10. 橋本明信, 中矢知宏, 黒木修隆, 廣瀬哲也, 沼 昌宏, "学習型超解像のための高能率な辞書," 電子情報通信学会 画像工学研究会, vol. 111, no. 284, pp. 35-40, 2011年11月.

  11. 鶴屋由美子, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, 小林 修, "適応バイアス電流生成技術を用いたナノワットパワー・オペアンプの高速化," STARCシンポジウムFY2011, pp. 75, 2012年2月.

  12. 長井崇浩, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "光エネルギー・ハーベスティングに向けたチャージポンプ回路の負荷電流特性改善," 電子情報通信学会 総合大会, A-1-19, 2012年3月.

  13. 塚元瑞穂, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, 橋本昌宜, "逆流電流削減による差動型整流回路の変換効率改善," 電子情報通信学会 総合大会, A-1-20, 2012年3月.

  14. 山内貴仁, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "高分解能SAR ADCに向けた容量DACの面積削減の検討," 電子情報通信学会 総合大会, A-1-45, 2012年3月.

  15. 鶴屋由美子, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, 小林 修, "超低電力オペアンプの高速化技術," 電子情報通信学会 総合大会, C-12-42, 2012年3月.

  16. 増田長太郎, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "超低電圧ダイナミックコンパレータ回路のオフセットキャリブレーション手法の検討," 電子情報通信学会 総合大会, C-12-49, 2012年3月.

  17. 北村準也, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "低電圧カレントミラー回路を用いた高精度ナノアンペア電流源," 電子情報通信学会 総合大会, C-12-52, 2012年3月.

  18. 中村大悟, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "適応バイアス型コンパレータを用いたSC 型DC-DC コンバータ," 電子情報通信学会 総合大会, C-12-53, 2012年3月.

  19. 斉藤友輔, 廣瀬哲也, 大ア勇士, 黒木修隆, 沼 昌宏, "準連続モードで動作するデジタル制御昇圧回路," 電子情報通信学会 総合大会, C-12-54, 2012年3月.

  20. 泉 直孝, 中矢知宏, 河嶋和美, 黒木修隆, 廣瀬哲也, 沼 昌宏, "カラー画像の品質評価に関する検討," 電子情報通信学会 パターン認識・メディア理解研究会, vol. 111, no. 499, pp. 193-198, 2012年3月.


特許

  1. 廣瀬哲也, 志賀誠一郎, 大ア勇士, "弛張発振回路," 特願2011-185043.

  2. 廣瀬哲也, 椿 啓志, 磯野航輔, "コンパレータ回路," 特願2011-209587.

  3. 飯島正章, 沼 昌宏, 前川繁登, 多田 章, "半導体装置," 特許第号4869631号 (特願2005-159178),(2011年11月25日).

  4. 北村雅之, 沼 昌宏, 野谷宏美, "半導体装置," 特許第号4884760号 (特願2005-360347), (2011年12月16日).

  5. 廣瀬哲也, 大ア勇士, 鶴屋由美子, 小林 修, "差動増幅回路," 特願2012-016887 (2012年1月30日).

  6. 増田長太郎, 廣瀬哲也, "ダイナミックコンパレータのためのオフセット電圧補正回路とそれを用いたダイナミックコンパレータ回路," 特願2012-047754 (2012年3月5日).


受賞

  1. 辻 亮弥, 第15回 パターン認識・メディア理解研究会(PRMU) アルゴリズムコンテスト 入賞, 2011年9月.

  2. 鶴屋由美子, 半導体理工学研究センター 優秀発表賞, 2012年2月.

  3. 永山 淑, 電子情報通信学会 エレクトロニクスソサイエティ学生奨励賞, 2012年3月.